深亞電子,中高端pcb設計、pcb制板、元器件選型、SMT貼裝一站式服務
您的位置:
四層PCB線路板的疊層設計
- 發布時間:2022-09-19 11:32:03
- 瀏覽量:740
分享:
四層板的疊層
1. SIG-GND(PWR)-PWR (GND)-SIG;
2. GND-SIG(PWR)-SIG(PWR)-GND;
對于以上兩種疊層設計,潛在的問題是對于傳統的1.6mm(62mil)板厚。層間距將會變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。
對于第一種方案,通常應用于板上芯片較多的情況。這種方案可得到較好的SI性能,對于EMI性能來說并不是很好,主要要通過走線及其他細節來控制。
主要注意:地層放在信號最密集的信號層的相連層,有利于吸收和抑制輻射;增大板面積,體現20H規則。
對于第二種方案,通常應用于板上芯片密度足夠低和芯片周圍有足夠面積(放置所要求的電源覆銅層)的場合。此種方案PCB的外層均為地層,中間兩層均為信號 /電源層。
信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低,也可通過外層地屏蔽內層信號輻射。從EMI控制的角度看, 這是現有的最佳4層PCB結構。
主要注意:中間兩層信號、電源混合層間距要拉開,走線方向垂直,避免出現串擾;適當控制板面積,體現20H規則;如果要控 制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅島的下邊。
另外,電源或地層上的鋪銅之間應盡可能地互連在一起,以確保DC和低頻的連接性。
THE END
免責聲明:部分文章信息來源于網絡以及網友投稿,本網站只負責對文章進行整理、排版、編輯,意為分享交流傳遞信息,并不意味著贊同其觀點或證實其內容的真實性,如本站文章和轉稿涉及版權等問題,請作者在及時聯系本站,我們會盡快和您對接處理。